题名 | A High Throughput Multi-bit-width 3D Systolic Accelerator for NAS Optimized Deep Neural Networks on FPGA |
作者 | |
通讯作者 | Hao Yu |
DOI | |
发表日期 | 2022-02
|
会议名称 | ACM/SIGDA International Symposium on Field-Programmable Gate Arrays (ISFPGA)
|
会议日期 | 2022-2
|
会议地点 | 美国加利福尼亚州蒙特雷
|
学校署名 | 通讯
|
来源库 | 人工提交
|
全文链接 | https://dl.acm.org/doi/10.1145/3490422.3502343 |
引用统计 |
被引频次[WOS]:0
|
成果类型 | 会议论文 |
条目标识符 | http://sustech.caswiz.com/handle/2SGJ60CL/415787 |
专题 | 南方科技大学 工学院_深港微电子学院 |
作者单位 | 1.Southern University of Science and Technology 2.Shenzhen Institute of Advanced Technology, Chinese Academy of Sciences, Shenzhen, China |
通讯作者单位 | 南方科技大学 |
推荐引用方式 GB/T 7714 |
Mingqiang Huang,Yucen Liu,Quan Cheng,et al. A High Throughput Multi-bit-width 3D Systolic Accelerator for NAS Optimized Deep Neural Networks on FPGA[C],2022.
|
条目包含的文件 | 条目无相关文件。 |
|
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论