中文版 | English
题名

数据记录方法和数据记录装置

发明人
第一发明人
张锋巍
申请人
南方科技大学
第一申请人
南方科技大学
第一申请人地址
518055 广东省深圳市南山区桃源街道学苑大道1088号
当前申请人
南方科技大学
当前申请人地址
518055 广东省深圳市南山区桃源街道学苑大道1088号 (广东,深圳,南山区)
当前第一申请人
南方科技大学
当前第一申请人地址
518055 广东省深圳市南山区桃源街道学苑大道1088号 (广东,深圳,南山区)
申请号
CN202210881085.3
申请日期
2022-07-26
公开(公告)号
CN115114117B
公开日期
2022-12-27
授权日期
2022-12-27
专利状态
授权
法律状态日期
2022-12-27
专利类型
授权发明
学校署名
第一
摘要
本申请提供一种数据记录方法和数据记录装置。该方法包括:通过嵌入式追踪宏单元获取内核的跟踪数据;通过嵌入式追踪宏单元获取内核的时间戳数据;将跟踪数据和时间戳数据存储在缓冲区中,得到缓存数据;通过性能监控单元输出中断信息;根据中断信息将缓存数据存储在非易失性存储器中以进行数据记录。通过使用ARM处理器内部的嵌入式追踪宏单元分别获取内核的跟踪数据和时间戳数据,并将其存储在缓冲区中,当接收到中断信息后,及时的将缓存数据存入非易失性存储器中。通过此种方式,可以完整的记录目标程序在运行时的数据流,用户通过分析非易失性存储器中存储的数据,即可以准确的恢复目标程序的数据流,以完成对目标程序的故障诊断。
其他摘要
本申请提供一种数据记录方法和数据记录装置。该方法包括:通过嵌入式追踪宏单元获取内核的跟踪数据;通过嵌入式追踪宏单元获取内核的时间戳数据;将跟踪数据和时间戳数据存储在缓冲区中,得到缓存数据;通过性能监控单元输出中断信息;根据中断信息将缓存数据存储在非易失性存储器中以进行数据记录。通过使用ARM处理器内部的嵌入式追踪宏单元分别获取内核的跟踪数据和时间戳数据,并将其存储在缓冲区中,当接收到中断信息后,及时的将缓存数据存入非易失性存储器中。通过此种方式,可以完整的记录目标程序在运行时的数据流,用户通过分析非易失性存储器中存储的数据,即可以准确的恢复目标程序的数据流,以完成对目标程序的故障诊断。
CPC分类号
G06F11/3065 ; G06F11/302 ; G06F11/3024 ; G06F11/0778 ; G06F11/0787 ; G06F11/079 ; G06F11/0724 ; G06F2201/835 ; G06F2201/865 ; G06F2201/86
IPC 分类号
G06F11/30 ; G06F11/07
INPADOC 法律状态
(+PATENT GRANT)[2022-12-27][CN]
INPADOC 同族专利数量
1
扩展同族专利数量
1
优先权日
2022-07-26
专利代理人
林明校
代理机构
广州嘉权专利商标事务所有限公司
相关链接[来源记录]
来源库
PatSnap
成果类型专利
条目标识符http://sustech.caswiz.com/handle/2SGJ60CL/428497
专题工学院_计算机科学与工程系
推荐引用方式
GB/T 7714
张锋巍,宁振宇,张一鸣. 数据记录方法和数据记录装置[P]. 2022-12-27.
条目包含的文件
条目无相关文件。
个性服务
原文链接
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
导出为Excel格式
导出为Csv格式
Altmetrics Score
谷歌学术
谷歌学术中相似的文章
[张锋巍]的文章
[宁振宇]的文章
[张一鸣]的文章
百度学术
百度学术中相似的文章
[张锋巍]的文章
[宁振宇]的文章
[张一鸣]的文章
必应学术
必应学术中相似的文章
[张锋巍]的文章
[宁振宇]的文章
[张一鸣]的文章
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
[发表评论/异议/意见]
暂无评论

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。