中文版 | English
题名

A 160-Gb/s 0.37-pJ/bit PAM4 Optical Receiver in 28-nm CMOS

作者
DOI
发表日期
2022
会议名称
IEEE Asia Pacific Conference on Circuits and Systems (APCCAS)
ISBN
978-1-6654-5080-5
会议录名称
页码
333-336
会议日期
11-13 Nov. 2022
会议地点
Shenzhen, China
出版地
345 E 47TH ST, NEW YORK, NY 10017 USA
出版者
摘要
This paper presents a 160-Gb/s PAM4 optical receiver implemented in 28-nm CMOS process. The receiver consists of an equalized inverter-based transimpedance amplifier (TIA), a proposed 2-stage cascode-based single-to-differential converter (S2D), and a 2-stage variable gain amplifier (VGA). Inductive peaking techniques are adopted in equalized TIA and S2D for broadening bandwidth. Consuming 58.79-mW power, the proposed receiver achieves a differential conversion gain of 76.1 dB Omega with 0.2-dB and 3.2 degrees imbalances in amplitude and phase, respectively.
关键词
学校署名
第一
语种
英语
相关链接[IEEE记录]
收录类别
资助项目
NSFC["JCYJ20190809142017428","JCYJ20200109141225025"]
WOS研究方向
Computer Science ; Engineering
WOS类目
Computer Science, Hardware & Architecture ; Engineering, Electrical & Electronic
WOS记录号
WOS:000987045300069
来源库
IEEE
全文链接https://ieeexplore.ieee.org/stamp/stamp.jsp?tp=&arnumber=10090288
引用统计
被引频次[WOS]:0
成果类型会议论文
条目标识符http://sustech.caswiz.com/handle/2SGJ60CL/527454
专题工学院_深港微电子学院
作者单位
School of Microelectronics, Southern University of Science and Technology, Shenzhen, China
第一作者单位深港微电子学院
第一作者的第一单位深港微电子学院
推荐引用方式
GB/T 7714
Leiming Wang,Xiongshi Luo,Dongfan Xu,et al. A 160-Gb/s 0.37-pJ/bit PAM4 Optical Receiver in 28-nm CMOS[C]. 345 E 47TH ST, NEW YORK, NY 10017 USA:IEEE,2022:333-336.
条目包含的文件
条目无相关文件。
个性服务
原文链接
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
导出为Excel格式
导出为Csv格式
Altmetrics Score
谷歌学术
谷歌学术中相似的文章
[Leiming Wang]的文章
[Xiongshi Luo]的文章
[Dongfan Xu]的文章
百度学术
百度学术中相似的文章
[Leiming Wang]的文章
[Xiongshi Luo]的文章
[Dongfan Xu]的文章
必应学术
必应学术中相似的文章
[Leiming Wang]的文章
[Xiongshi Luo]的文章
[Dongfan Xu]的文章
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
[发表评论/异议/意见]
暂无评论

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。